home *** CD-ROM | disk | FTP | other *** search
/ QRZ! Ham Radio 8 / QRZ Ham Radio Callsign Database - Volume 8.iso / mac / files / dsp / dspkgctr.z / dspkgctr / gcc / regclass.c < prev    next >
C/C++ Source or Header  |  1992-06-08  |  25KB  |  937 lines

  1. /* Compute register class preferences for pseudo-registers.
  2.    Copyright (C) 1987, 1988 Free Software Foundation, Inc.
  3.  
  4.    $Id: regclass.c,v 1.5 91/10/23 16:50:18 pete Exp $
  5.  
  6. This file is part of GNU CC.
  7.  
  8. GNU CC is free software; you can redistribute it and/or modify
  9. it under the terms of the GNU General Public License as published by
  10. the Free Software Foundation; either version 1, or (at your option)
  11. any later version.
  12.  
  13. GNU CC is distributed in the hope that it will be useful,
  14. but WITHOUT ANY WARRANTY; without even the implied warranty of
  15. MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
  16. GNU General Public License for more details.
  17.  
  18. You should have received a copy of the GNU General Public License
  19. along with GNU CC; see the file COPYING.  If not, write to
  20. the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.  */
  21.  
  22.  
  23. /* This file contains two passes of the compiler: reg_scan and reg_class.
  24.    It also defines some tables of information about the hardware registers
  25.    and a function init_reg_sets to initialize the tables.  */
  26.  
  27. #include "config.h"
  28. #include "rtl.h"
  29. #if ! defined( _INTELC32_ )
  30. #include "hard-reg-set.h"
  31. #else
  32. #include "hardrset.h"
  33. #endif
  34. #include "flags.h"
  35. #if ! defined( _INTELC32_ )
  36. #include "basic-block.h"
  37. #else
  38. #include "bblock.h"
  39. #endif
  40. #include "regs.h"
  41. #if ! defined( _INTELC32_ )
  42. #include "insn-config.h"
  43. #else
  44. #include "iconfig.h"
  45. #endif
  46. #include "recog.h"
  47.  
  48. #if ! defined( _MSDOS )
  49. #define max(A,B) ((A) > (B) ? (A) : (B))
  50. #define min(A,B) ((A) < (B) ? (A) : (B))
  51. #endif
  52.  
  53. /* Register tables used by many passes.  */
  54.  
  55. /* Indexed by hard register number, contains 1 for registers
  56.    that are fixed use (stack pointer, pc, frame pointer, etc.).
  57.    These are the registers that cannot be used to allocate
  58.    a pseudo reg whose life does not cross calls.  */
  59.  
  60. char fixed_regs[FIRST_PSEUDO_REGISTER];
  61.  
  62. /* Same info as a HARD_REG_SET.  */
  63.  
  64. HARD_REG_SET fixed_reg_set;
  65.  
  66. /* Data for initializing the above.  */
  67.  
  68. static char initial_fixed_regs[] = FIXED_REGISTERS;
  69.  
  70. /* Indexed by hard register number, contains 1 for registers
  71.    that are fixed use or are clobbered by function calls.
  72.    These are the registers that cannot be used to allocate
  73.    a pseudo reg whose life crosses calls.  */
  74.  
  75. char call_used_regs[FIRST_PSEUDO_REGISTER];
  76.  
  77. /* Same info as a HARD_REG_SET.  */
  78.  
  79. HARD_REG_SET call_used_reg_set;
  80.  
  81. /* Data for initializing the above.  */
  82.  
  83. static char initial_call_used_regs[] = CALL_USED_REGISTERS;
  84.   
  85. /* Indexed by hard register number, contains 1 for registers that are
  86.    fixed use -- i.e. in fixed_regs -- or a function value return register
  87.    or STRUCT_VALUE_REGNUM or STATIC_CHAIN_REGNUM.  These are the
  88.    registers that cannot hold quantities across calls even if we are
  89.    willing to save and restore them.  */
  90.  
  91. char call_fixed_regs[FIRST_PSEUDO_REGISTER];
  92.  
  93. /* The same info as a HARD_REG_SET.  */
  94.  
  95. HARD_REG_SET call_fixed_reg_set;
  96.  
  97. /* Indexed by hard register number, contains 1 for registers
  98.    that are being used for global register decls.
  99.    These must be exempt from ordinary flow analysis
  100.    and are also considered fixed.  */
  101.  
  102. char global_regs[FIRST_PSEUDO_REGISTER];
  103.   
  104. /* Table of register numbers in the order in which to try to use them.  */
  105. #ifdef REG_ALLOC_ORDER
  106. int reg_alloc_order[FIRST_PSEUDO_REGISTER] = REG_ALLOC_ORDER;
  107. #endif
  108.  
  109. /* For each reg class, a HARD_REG_SET saying which registers are in it.  */
  110.  
  111. HARD_REG_SET reg_class_contents[] = REG_CLASS_CONTENTS;
  112.  
  113. /* For each reg class, number of regs it contains.  */
  114.  
  115. int reg_class_size[N_REG_CLASSES];
  116.  
  117. /* For each reg class, table listing all the containing classes.  */
  118.  
  119. enum reg_class reg_class_superclasses[N_REG_CLASSES][N_REG_CLASSES];
  120.  
  121. /* For each reg class, table listing all the classes contained in it.  */
  122.  
  123. enum reg_class reg_class_subclasses[N_REG_CLASSES][N_REG_CLASSES];
  124.  
  125. /* For each pair of reg classes,
  126.    a largest reg class contained in their union.  */
  127.  
  128. enum reg_class reg_class_subunion[N_REG_CLASSES][N_REG_CLASSES];
  129.  
  130. /* Array containing all of the register names */
  131.  
  132. char *reg_names[] = REGISTER_NAMES;
  133.  
  134. #if defined( _MSDOS )
  135. void warning ( char * s, ... );
  136. #endif
  137.  
  138.  
  139. /* Function called only once to initialize the above data on reg usage.
  140.    Once this is done, various switches may override.  */
  141.  
  142. void
  143. init_reg_sets ()
  144. {
  145.   register int i, j;
  146.  
  147.   bcopy (initial_fixed_regs, fixed_regs, sizeof fixed_regs);
  148.   bcopy (initial_call_used_regs, call_used_regs, sizeof call_used_regs);
  149.   bzero (global_regs, sizeof global_regs);
  150.  
  151.   /* Compute number of hard regs in each class.  */
  152.  
  153.   bzero (reg_class_size, sizeof reg_class_size);
  154.   for (i = 0; i < N_REG_CLASSES; i++)
  155.     for (j = 0; j < FIRST_PSEUDO_REGISTER; j++)
  156.       if (TEST_HARD_REG_BIT (reg_class_contents[i], j))
  157.     reg_class_size[i]++;
  158.  
  159.   /* Initialize the table of subunions.
  160.      reg_class_subunion[I][J] gets the largest-numbered reg-class
  161.      that is contained in the union of classes I and J.  */
  162.  
  163.   for (i = 0; i < N_REG_CLASSES; i++)
  164.     {
  165.       for (j = 0; j < N_REG_CLASSES; j++)
  166.     {
  167. #ifdef HARD_REG_SET
  168.       register        /* Declare it register if it's a scalar.  */
  169. #endif
  170.         HARD_REG_SET c;
  171.       register int k;
  172.  
  173.       COPY_HARD_REG_SET (c, reg_class_contents[i]);
  174.       IOR_HARD_REG_SET (c, reg_class_contents[j]);
  175.       for (k = 0; k < N_REG_CLASSES; k++)
  176.         {
  177.           GO_IF_HARD_REG_SUBSET (reg_class_contents[k], c,
  178.                      subclass1);
  179.           continue;
  180.  
  181.         subclass1:
  182.           reg_class_subunion[i][j] = (enum reg_class) k;
  183.         }
  184.     }
  185.     }
  186.  
  187.   /* Initialize the tables of subclasses and superclasses of each reg class.
  188.      First clear the whole table, then add the elements as they are found.  */
  189.  
  190.   for (i = 0; i < N_REG_CLASSES; i++)
  191.     {
  192.       for (j = 0; j < N_REG_CLASSES; j++)
  193.     {
  194.       reg_class_superclasses[i][j] = LIM_REG_CLASSES;
  195.       reg_class_subclasses[i][j] = LIM_REG_CLASSES;
  196.     }
  197.     }
  198.  
  199.   for (i = 0; i < N_REG_CLASSES; i++)
  200.     {
  201.       if (i == (int) NO_REGS)
  202.     continue;
  203.  
  204.       for (j = i + 1; j < N_REG_CLASSES; j++)
  205.     {
  206.       enum reg_class *p;
  207.  
  208.       GO_IF_HARD_REG_SUBSET (reg_class_contents[i], reg_class_contents[j],
  209.                  subclass);
  210.       continue;
  211.     subclass:
  212.       /* Reg class I is a subclass of J.
  213.          Add J to the table of superclasses of I.  */
  214.       p = ®_class_superclasses[i][0];
  215.       while (*p != LIM_REG_CLASSES) p++;
  216.       *p = (enum reg_class) j;
  217.       /* Add I to the table of superclasses of J.  */
  218.       p = ®_class_subclasses[j][0];
  219.       while (*p != LIM_REG_CLASSES) p++;
  220.       *p = (enum reg_class) i;
  221.     }
  222.     }
  223. #if defined( DSP96000 )
  224.   for ( i = 0; i < N_REG_CLASSES; ++ i )
  225.   {
  226.       reg_class_superclasses[DI_REGS][i] = LIM_REG_CLASSES;
  227.       reg_class_superclasses[FP_REGS][i] = LIM_REG_CLASSES;
  228.       reg_class_subclasses[DI_REGS][i] = LIM_REG_CLASSES;
  229.       reg_class_subclasses[FP_REGS][i] = LIM_REG_CLASSES;
  230.       reg_class_subunion[DI_REGS][i] = NO_REGS;
  231.       reg_class_subunion[FP_REGS][i] = NO_REGS;
  232.   }
  233. #endif
  234.  
  235. }
  236.  
  237. /* After switches have been processed, which perhaps alter
  238.    `fixed_regs' and `call_used_regs', convert them to HARD_REG_SETs.  */
  239.  
  240. void
  241. init_reg_sets_1 ()
  242. {
  243.   register int i;
  244.  
  245.   /* This macro allows the fixed or call-used registers
  246.      to depend on target flags.  */
  247.  
  248. #ifdef CONDITIONAL_REGISTER_USAGE
  249.   CONDITIONAL_REGISTER_USAGE;
  250. #endif
  251.  
  252.   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
  253.     if (global_regs[i])
  254.       {
  255.     if (call_used_regs[i] && ! fixed_regs[i])
  256.       warning ("call-clobbered register used for global register variable");
  257.     fixed_regs[i] = 1;
  258.     /* Prevent saving/restoring of this reg.  */
  259.     call_used_regs[i] = 1;
  260.       }
  261.  
  262.   /* Initialize "constant" tables.  */
  263.  
  264.   CLEAR_HARD_REG_SET (fixed_reg_set);
  265.   CLEAR_HARD_REG_SET (call_used_reg_set);
  266.   CLEAR_HARD_REG_SET (call_fixed_reg_set);
  267.  
  268.   bcopy (fixed_regs, call_fixed_regs, sizeof call_fixed_regs);
  269. #ifdef STRUCT_VALUE_REGNUM
  270.   call_fixed_regs[STRUCT_VALUE_REGNUM] = 1;
  271. #endif
  272. #ifdef STATIC_CHAIN_REGNUM
  273.   call_fixed_regs[STATIC_CHAIN_REGNUM] = 1;
  274. #endif
  275.  
  276.   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
  277.     {
  278.       if (FUNCTION_VALUE_REGNO_P (i))
  279.     call_fixed_regs[i] = 1;
  280.       if (fixed_regs[i])
  281.     SET_HARD_REG_BIT (fixed_reg_set, i);
  282.       if (call_used_regs[i])
  283.     SET_HARD_REG_BIT (call_used_reg_set, i);
  284.       if (call_fixed_regs[i])
  285.     SET_HARD_REG_BIT (call_fixed_reg_set, i);
  286.     }
  287. }
  288.  
  289. /* Specify the usage characteristics of the register named NAME.
  290.    It should be a fixed register if FIXED and a
  291.    call-used register if CALL_USED.  */
  292.  
  293. void
  294. fix_register (name, fixed, call_used)
  295.      char *name;
  296.      int fixed, call_used;
  297. {
  298.   int i;
  299.  
  300.   /* Decode the name and update the primary form of
  301.      the register info.  */
  302.  
  303.   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
  304.     if (!strcmp (reg_names[i], name))
  305.       {
  306.     fixed_regs[i] = fixed;
  307.     call_used_regs[i] = call_used;
  308.     break;
  309.       }
  310.  
  311.   if (i == FIRST_PSEUDO_REGISTER)
  312.     {
  313.       warning ("unknown register name: %s", name);
  314.       return;
  315.     }
  316. }
  317.  
  318. /* Now the data and code for the `regclass' pass, which happens
  319.    just before local-alloc.  */
  320.  
  321. /* savings[R].savings[CL] is twice the amount saved by putting register R
  322.    in class CL.  This data is used within `regclass' and freed
  323.    when it is finished.  */
  324.  
  325. struct savings
  326. {
  327.   short savings[N_REG_CLASSES];
  328.   short memcost;
  329.   short nrefs;
  330. };
  331.  
  332. static struct savings *savings;
  333.  
  334. /* (enum reg_class) prefclass[R] is the preferred class for pseudo number R.
  335.    This is available after `regclass' is run.  */
  336.  
  337. static char *prefclass;
  338.  
  339. /* preferred_or_nothing[R] is nonzero if we should put pseudo number R
  340.    in memory if we can't get its perferred class.
  341.    This is available after `regclass' is run.  */
  342.  
  343. static char *preferred_or_nothing;
  344.  
  345. void reg_class_record ();
  346. void record_address_regs ();
  347.  
  348.  
  349. /* Return the reg_class in which pseudo reg number REGNO is best allocated.
  350.    This function is sometimes called before the info has been computed.
  351.    When that happens, just return GENERAL_REGS, which is innocuous.  */
  352.  
  353. enum reg_class
  354. reg_preferred_class (regno)
  355.      int regno;
  356. {
  357.   if (prefclass == 0)
  358.     return GENERAL_REGS;
  359.   return (enum reg_class) prefclass[regno];
  360. }
  361.  
  362. int
  363. reg_preferred_or_nothing (regno)
  364. {
  365.   if (prefclass == 0)
  366.     return 0;
  367.   return preferred_or_nothing[regno];
  368. }
  369.  
  370. /* This prevents dump_flow_info from losing if called
  371.    before regclass is run.  */
  372.  
  373. int
  374. regclass_init ()
  375. {
  376.   prefclass = 0;
  377. }
  378.  
  379. /* This is a pass of the compiler that scans all instructions
  380.    and calculates the preferred class for each pseudo-register.
  381.    This information can be accessed later by calling `reg_preferred_class'.
  382.    This pass comes just before local register allocation.  */
  383.  
  384. void
  385. regclass (f, nregs)
  386.      rtx f;
  387.      int nregs;
  388. {
  389. #ifdef REGISTER_CONSTRAINTS
  390.   register rtx insn;
  391.   register int i;
  392.  
  393.   init_recog ();
  394.  
  395.   /* Zero out our accumulation of the cost of each class for each reg.  */
  396.  
  397.   savings = (struct savings *) alloca (nregs * sizeof (struct savings));
  398.   bzero (savings, nregs * sizeof (struct savings));
  399.  
  400.   /* Scan the instructions and record each time it would
  401.      save code to put a certain register in a certain class.  */
  402.  
  403.   for (insn = f; insn; insn = NEXT_INSN (insn))
  404.     if ((GET_CODE (insn) == INSN
  405.      && GET_CODE (PATTERN (insn)) != USE
  406.      && GET_CODE (PATTERN (insn)) != CLOBBER
  407.      && GET_CODE (PATTERN (insn)) != ASM_INPUT)
  408.     || (GET_CODE (insn) == JUMP_INSN
  409.         && GET_CODE (PATTERN (insn)) != ADDR_VEC
  410.         && GET_CODE (PATTERN (insn)) != ADDR_DIFF_VEC)
  411.     || GET_CODE (insn) == CALL_INSN)
  412.       {
  413.     if (GET_CODE (insn) == INSN && asm_noperands (PATTERN (insn)) >= 0)
  414.       {
  415.         int noperands = asm_noperands (PATTERN (insn));
  416.         /* We don't use alloca because alloca would not free
  417.            any of the space until this function returns.  */
  418.         rtx *operands = (rtx *) oballoc (noperands * sizeof (rtx));
  419.         char **constraints
  420.           = (char **) oballoc (noperands * sizeof (char *));
  421.  
  422.         decode_asm_operands (PATTERN (insn), operands, 0, constraints, 0);
  423.  
  424.         for (i = noperands - 1; i >= 0; i--)
  425.           reg_class_record (operands[i], i, constraints);
  426.  
  427.         obfree (operands);
  428.       }
  429.     else
  430.       {
  431.         int insn_code_number = recog_memoized (insn);
  432.  
  433.         insn_extract (insn);
  434.  
  435.         for (i = insn_n_operands[insn_code_number] - 1; i >= 0; i--)
  436.           reg_class_record (recog_operand[i], i,
  437.                 insn_operand_constraint[insn_code_number]);
  438.  
  439.         /* Improve handling of two-address insns such as
  440.            (set X (ashift CONST Y)) where CONST must be made to match X.
  441.            Change it into two insns: (set X CONST)  (set X (ashift X Y)).
  442.            If we left this for reloading, it would probably get three insns
  443.            because X and Y might go in the same place.
  444.            This prevents X and Y from receiving the same hard reg.  */
  445.  
  446.         if (optimize
  447.         && insn_n_operands[insn_code_number] >= 3
  448.         && insn_operand_constraint[insn_code_number][1][0] == '0'
  449.         && insn_operand_constraint[insn_code_number][1][1] == 0
  450.         && CONSTANT_P (recog_operand[1])
  451.         && ! rtx_equal_p (recog_operand[0], recog_operand[1])
  452.         && ! rtx_equal_p (recog_operand[0], recog_operand[2])
  453.         && GET_CODE (recog_operand[0]) == REG)
  454.           {
  455.         rtx previnsn = prev_real_insn (insn);
  456.         rtx newinsn
  457.           = emit_insn_before (gen_move_insn (recog_operand[0],
  458.                              recog_operand[1]),
  459.                       insn);
  460.  
  461.         /* If this insn was the start of a basic block,
  462.            include the new insn in that block.  */
  463.         if (previnsn == 0 || GET_CODE (previnsn) == JUMP_INSN)
  464.           {
  465.             int b;
  466.             for (b = 0; b < n_basic_blocks; b++)
  467.               if (insn == basic_block_head[b])
  468.             basic_block_head[b] = newinsn;
  469.           }
  470.  
  471.         /* This makes one more setting of new insns's destination.  */
  472.         reg_n_sets[REGNO (recog_operand[0])]++;
  473.  
  474.         *recog_operand_loc[1] = recog_operand[0];
  475.         for (i = insn_n_dups[insn_code_number] - 1; i >= 0; i--)
  476.           if (recog_dup_num[i] == 1)
  477.             *recog_dup_loc[i] = recog_operand[0];
  478.  
  479.  
  480.           }
  481.       }
  482.       }
  483.  
  484.   /* Now for each register look at how desirable each class is
  485.      and find which class is preferred.  Store that in `prefclass[REGNO]'.  */
  486.     
  487.   prefclass = (char *) oballoc (nregs);
  488.     
  489.   preferred_or_nothing = (char *) oballoc (nregs);
  490.  
  491.   for (i = FIRST_PSEUDO_REGISTER; i < nregs; i++)
  492.     {
  493.       register int best_savings = 0;
  494.       enum reg_class best = ALL_REGS;
  495.  
  496.       /* This is an enum reg_class, but we call it an int
  497.      to save lots of casts.  */
  498.       register int class;
  499.       register struct savings *p = &savings[i];
  500.  
  501.       for (class = (int) ALL_REGS - 1; class > 0; class--)
  502.     {
  503.       if (p->savings[class] > best_savings)
  504.         {
  505.           best_savings = p->savings[class];
  506.           best = (enum reg_class) class;
  507.         }
  508.       else if (p->savings[class] == best_savings)
  509.         {
  510.           best = reg_class_subunion[(int)best][class];
  511.         }
  512.     }
  513.  
  514. #if 0
  515.       /* Note that best_savings is twice number of places something
  516.      is saved.  */
  517.       if ((best_savings - p->savings[(int) GENERAL_REGS]) * 5 < reg_n_refs[i])
  518.     prefclass[i] = (int) GENERAL_REGS;
  519.       else
  520.     prefclass[i] = (int) best;
  521. #else
  522.       /* We cast to (int) because (char) hits bugs in some compilers.  */
  523.       prefclass[i] = (int) best;
  524. #endif
  525.  
  526.       /* reg_n_refs + p->memcost measures the cost of putting in memory.
  527.      If a GENERAL_REG is no better, don't even try for one.
  528.      Since savings and memcost are 2 * number of refs,
  529.      this effectively counts each memory operand not needing reloading
  530.      as costing 1/2 of a reload insn.  */
  531.       if (reg_n_refs != 0)
  532.     preferred_or_nothing[i]
  533.       = ((best_savings - p->savings[(int) GENERAL_REGS])
  534.          >= p->nrefs + p->memcost);
  535.     }
  536. #endif /* REGISTER_CONSTRAINTS */
  537. }
  538.  
  539. #ifdef REGISTER_CONSTRAINTS
  540.  
  541. /* Scan an operand OP for register class preferences.
  542.    OPNO is the operand number, and CONSTRAINTS is the constraint
  543.    vector for the insn.
  544.  
  545.    Record the preferred register classes from the constraint for OP
  546.    if OP is a register.  If OP is a memory reference, record suitable
  547.    preferences for registers used in the address.  */
  548.  
  549. void
  550. reg_class_record (op, opno, constraints)
  551.      rtx op;
  552.      int opno;
  553.      char **constraints;
  554. {
  555.   char *constraint = constraints[opno];
  556.   register char *p;
  557.   register enum reg_class class = NO_REGS;
  558.   char *next = 0;
  559.   int memok = 0;
  560.   int double_cost = 0;
  561.  
  562.   while (1)
  563.     {
  564.       if (GET_CODE (op) == SUBREG)
  565.     op = SUBREG_REG (op);
  566.       else break;
  567.     }
  568.  
  569.   /* Memory reference: scan the address.  */
  570.  
  571.   if (GET_CODE (op) == MEM)
  572.     record_address_regs (XEXP (op, 0), 2, 0);
  573.  
  574.   if (GET_CODE (op) != REG)
  575.     {
  576.       /* If the constraint says the operand is supposed to BE an address,
  577.      scan it as one.  */
  578.  
  579.       if (constraint != 0 && constraint[0] == 'p')
  580.     record_address_regs (op, 2, 0);
  581.       return;
  582.     }
  583.  
  584.   /* Operand is a register: examine the constraint for specified classes.  */
  585.  
  586.   for (p = constraint; *p || next; p++)
  587.     {
  588.       if (*p == 0)
  589.     {
  590.       p = next;
  591.       next = 0;
  592.     }
  593.       switch (*p)
  594.     {
  595.     case '=':
  596.     case '?':
  597.     case '#':
  598.     case '&':
  599.     case '!':
  600.     case '%':
  601.     case 'F':
  602.     case 'G':
  603.     case 'H':
  604.     case 'i':
  605.     case 'n':
  606.     case 's':
  607.     case 'p':
  608.     case ',':
  609.       break;
  610.  
  611.     case '+':
  612.       /* An input-output operand is twice as costly if it loses.  */
  613.       double_cost = 1;
  614.       break;
  615.  
  616.     case 'm':
  617.     case 'o':
  618.       memok = 1;
  619.       break;
  620.  
  621.       /* * means ignore following letter
  622.          when choosing register preferences.  */
  623.     case '*':
  624.       p++;
  625.       break;
  626.  
  627.     case 'g':
  628.     case 'r':
  629.       class
  630.         = reg_class_subunion[(int) class][(int) GENERAL_REGS];
  631.       break;
  632.  
  633.     case '0':
  634.     case '1':
  635.     case '2':
  636.     case '3':
  637.     case '4':
  638.       /* If constraint says "match another operand",
  639.          use that operand's constraint to choose preferences.  */
  640.       next = constraints[*p - '0'];
  641.       break;
  642.  
  643.     default:
  644.       class
  645.         = reg_class_subunion[(int) class][(int) REG_CLASS_FROM_LETTER (*p)];
  646.     }
  647.     }
  648.  
  649.   {
  650.     register int i;
  651.     register struct savings *pp;
  652.     register enum reg_class class1;
  653.     int cost = 2 * (1 + double_cost);
  654.     pp = &savings[REGNO (op)];
  655.  
  656.     /* Increment the savings for this reg
  657.        for each class contained in the one the constraint asks for.  */
  658.  
  659.     if (class != NO_REGS && class != ALL_REGS)
  660.       {
  661.     pp->savings[(int) class] += cost;
  662.     for (i = 0; ; i++)
  663.       {
  664.         class1 = reg_class_subclasses[(int)class][i];
  665.         if (class1 == LIM_REG_CLASSES)
  666.           break;
  667.         pp->savings[(int) class1] += cost;
  668.       }
  669.       }
  670.  
  671.     if (! memok)
  672.       pp->memcost += 1 + 2 * double_cost;
  673.     pp->nrefs++;
  674.   }
  675. }
  676.  
  677. /* Record the pseudo registers we must reload into hard registers
  678.    in a subexpression of a memory address, X.
  679.    BCOST is the cost if X is a register and it fails to be in BASE_REG_CLASS.
  680.    ICOST is the cost if it fails to be in INDEX_REG_CLASS. */
  681.  
  682. void
  683. record_address_regs (x, bcost, icost)
  684.      rtx x;
  685.      int bcost, icost;
  686. {
  687.   register enum rtx_code code = GET_CODE (x);
  688.  
  689.   switch (code)
  690.     {
  691.     case CONST_INT:
  692.     case CONST:
  693.     case CC0:
  694.     case PC:
  695.     case SYMBOL_REF:
  696.     case LABEL_REF:
  697.       return;
  698.  
  699.     case PLUS:
  700.       /* When we have an address that is a sum,
  701.      we must determine whether registers are "base" or "index" regs.
  702.      If there is a sum of two registers, we must choose one to be
  703.      the "base".  Luckily, we can use the REGNO_POINTER_FLAG
  704.      to make a good choice most of the time.  */
  705.       {
  706.     rtx arg0 = XEXP (x, 0);
  707.     rtx arg1 = XEXP (x, 1);
  708.     register enum rtx_code code0 = GET_CODE (arg0);
  709.     register enum rtx_code code1 = GET_CODE (arg1);
  710.     int icost0 = 0;
  711.     int icost1 = 0;
  712.     int suppress1 = 0;
  713.     int suppress0 = 0;
  714.  
  715.     /* Look inside subregs.  */
  716.     while (code0 == SUBREG)
  717.       arg0 = SUBREG_REG (arg0), code0 = GET_CODE (arg0);
  718.     while (code1 == SUBREG)
  719.       arg1 = SUBREG_REG (arg1), code1 = GET_CODE (arg1);
  720.  
  721.     if (code0 == MULT || code1 == MEM)
  722.       icost0 = 2;
  723.     else if (code1 == MULT || code0 == MEM)
  724.       icost1 = 2;
  725.     else if (code0 == CONST_INT)
  726.       suppress0 = 1;
  727.     else if (code1 == CONST_INT)
  728.       suppress1 = 1;
  729.     else if (code0 == REG && code1 == REG)
  730.       {
  731.         if (REGNO_POINTER_FLAG (REGNO (arg0)))
  732.           icost1 = 2;
  733.         else if (REGNO_POINTER_FLAG (REGNO (arg1)))
  734.           icost0 = 2;
  735.         else
  736.           icost0 = icost1 = 1;
  737.       }
  738.     else if (code0 == REG)
  739.       {
  740.         if (code1 == PLUS
  741.         && ! REGNO_POINTER_FLAG (REGNO (arg0)))
  742.           icost0 = 2;
  743.         else
  744.           REGNO_POINTER_FLAG (REGNO (arg0)) = 1;
  745.       }
  746.     else if (code1 == REG)
  747.       {
  748.         if (code0 == PLUS
  749.         && ! REGNO_POINTER_FLAG (REGNO (arg1)))
  750.           icost1 = 2;
  751.         else
  752.           REGNO_POINTER_FLAG (REGNO (arg1)) = 1;
  753.       }
  754.  
  755.     /* ICOST0 determines whether we are treating operand 0
  756.        as a base register or as an index register.
  757.        SUPPRESS0 nonzero means it isn't a register at all.
  758.        ICOST1 and SUPPRESS1 are likewise for operand 1.  */
  759.  
  760.     if (! suppress0)
  761.       record_address_regs (arg0, 2 - icost0, icost0);
  762.     if (! suppress1)
  763.       record_address_regs (arg1, 2 - icost1, icost1);
  764.       }
  765.       break;
  766.  
  767.     case POST_INC:
  768.     case PRE_INC:
  769.     case POST_DEC:
  770.     case PRE_DEC:
  771.       /* Double the importance of a pseudo register that is incremented
  772.      or decremented, since it would take two extra insns
  773.      if it ends up in the wrong place.  */
  774.       record_address_regs (XEXP (x, 0), 2 * bcost, 2 * icost);
  775.       break;
  776.  
  777.     case REG:
  778.       {
  779.     register struct savings *pp;
  780.     register enum reg_class class, class1;
  781.     pp = &savings[REGNO (x)];
  782.     pp->nrefs++;
  783.  
  784.     /* We have an address (or part of one) that is just one register.  */
  785.  
  786.     /* Record BCOST worth of savings for classes contained
  787.        in BASE_REG_CLASS.  */
  788.  
  789.     class = BASE_REG_CLASS;
  790.     if (class != NO_REGS && class != ALL_REGS)
  791.       {
  792.         register int i;
  793.         pp->savings[(int) class] += bcost;
  794.         for (i = 0; ; i++)
  795.           {
  796.         class1 = reg_class_subclasses[(int)class][i];
  797.         if (class1 == LIM_REG_CLASSES)
  798.           break;
  799.         pp->savings[(int) class1] += bcost;
  800.           }
  801.       }
  802.  
  803.     /* Record ICOST worth of savings for classes contained
  804.        in INDEX_REG_CLASS.  */
  805.  
  806.     class = INDEX_REG_CLASS;
  807.     if (icost != 0 && class != NO_REGS && class != ALL_REGS)
  808.       {
  809.         register int i;
  810.         pp->savings[(int) class] += icost;
  811.         for (i = 0; ; i++)
  812.           {
  813.         class1 = reg_class_subclasses[(int)class][i];
  814.         if (class1 == LIM_REG_CLASSES)
  815.           break;
  816.         pp->savings[(int) class1] += icost;
  817.           }
  818.       }
  819.       }
  820.       break;
  821.  
  822.     default:
  823.       {
  824.     register char *fmt = GET_RTX_FORMAT (code);
  825.     register int i;
  826.     for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
  827.       if (fmt[i] == 'e')
  828.         record_address_regs (XEXP (x, i), bcost, icost);
  829.       }
  830.     }
  831. }
  832. #endif /* REGISTER_CONSTRAINTS */
  833.  
  834. /* This is the `regscan' pass of the compiler, run just before cse
  835.    and again just before loop.
  836.  
  837.    It finds the first and last use of each pseudo-register
  838.    and records them in the vectors regno_first_uid, regno_last_uid.
  839.    REPEAT is nonzero the second time this is called.  */
  840.  
  841. /* Indexed by pseudo register number, gives uid of first insn using the reg
  842.    (as of the time reg_scan is called).  */
  843.  
  844. short *regno_first_uid;
  845.  
  846. /* Indexed by pseudo register number, gives uid of last insn using the reg
  847.    (as of the time reg_scan is called).  */
  848.  
  849. short *regno_last_uid;
  850.  
  851. /* Maximum number of parallel sets and clobbers in any insn in this fn.
  852.    Always at least 3, since the combiner could put that many togetherm
  853.    and we want this to remain correct for all the remaining passes.  */
  854.  
  855. int max_parallel;
  856.  
  857. void reg_scan_mark_refs ();
  858.  
  859. void
  860. reg_scan (f, nregs, repeat)
  861.      rtx f;
  862.      int nregs;
  863.      int repeat;
  864. {
  865.   register rtx insn;
  866.  
  867.   if (!repeat)
  868.     regno_first_uid = (short *) oballoc (nregs * sizeof (short));
  869.   bzero (regno_first_uid, nregs * sizeof (short));
  870.  
  871.   if (!repeat)
  872.     regno_last_uid = (short *) oballoc (nregs * sizeof (short));
  873.   bzero (regno_last_uid, nregs * sizeof (short));
  874.  
  875.   max_parallel = 3;
  876.  
  877.   for (insn = f; insn; insn = NEXT_INSN (insn))
  878.     if (GET_CODE (insn) == INSN
  879.     || GET_CODE (insn) == CALL_INSN
  880.     || GET_CODE (insn) == JUMP_INSN)
  881.       {
  882.     if (GET_CODE (PATTERN (insn)) == PARALLEL
  883.         && XVECLEN (PATTERN (insn), 0) > max_parallel)
  884.       max_parallel = XVECLEN (PATTERN (insn), 0);
  885.     reg_scan_mark_refs (PATTERN (insn), INSN_UID (insn));
  886.       }
  887. }
  888.  
  889. void
  890. reg_scan_mark_refs (x, uid)
  891.      rtx x;
  892.      int uid;
  893. {
  894.   register enum rtx_code code = GET_CODE (x);
  895.  
  896.   switch (code)
  897.     {
  898.     case CONST_INT:
  899.     case CONST:
  900.     case CONST_DOUBLE:
  901.     case CC0:
  902.     case PC:
  903.     case SYMBOL_REF:
  904.     case LABEL_REF:
  905.     case ADDR_VEC:
  906.     case ADDR_DIFF_VEC:
  907.       return;
  908.  
  909.     case REG:
  910.       {
  911.     register int regno = REGNO (x);
  912.  
  913.     regno_last_uid[regno] = uid;
  914.     if (regno_first_uid[regno] == 0)
  915.       regno_first_uid[regno] = uid;
  916.       }
  917.       break;
  918.  
  919.     default:
  920.       {
  921.     register char *fmt = GET_RTX_FORMAT (code);
  922.     register int i;
  923.     for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
  924.       {
  925.         if (fmt[i] == 'e')
  926.           reg_scan_mark_refs (XEXP (x, i), uid);
  927.         else if (fmt[i] == 'E' && XVEC (x, i) != 0)
  928.           {
  929.         register int j;
  930.         for (j = XVECLEN (x, i) - 1; j >= 0; j--)
  931.           reg_scan_mark_refs (XVECEXP (x, i, j), uid);          
  932.           }
  933.       }
  934.       }
  935.     }
  936. }
  937.